热搜:微信 游戏 亮相 内存仅 抢不到 风林火山 电脑公司 王者荣耀 王者荣耀 万能装机 系统 xp 电脑公司 浏览器 一键重装 蜘蛛侠 快手 win7 fix realtek 微信 游戏 office mumu模拟器 微软电脑管家 22H2 secoclient 11 11 11 开始菜单 WingetUI 腾讯电脑管家 打印机 应用商店 谷歌浏览 批量下载 中国建设银行 win1032位 龙信 系统 Outlook AutoCAD 2023 Fix 迅雷 系统大师 装机大师 win7系统 WIFI sscom wps 采集 启动 植物大战僵尸 驱动人生 腾讯QQ V9.7.20 优酷 输入法 抖音 三只羊 短视频 qq 快手 系统 迅雷 注册表 学习通 红警 the vmware win11 必应 原神 小米 乙 和 UC浏览器网页版 TT SugarNMS 企业微信 21h2 Escrcpy 驱动精灵 京麦 QQ amd 搜狗 yy iOS16 kook 剪映 冰凌 CAD 华为电脑管家 edge 推流 雷电模拟器 pdf 键盘失灵 Microsoft photos 迅雷12 FileZilla Server LTSC CF 英语 企业版 中国移动云盘 Windows10 迅读 英文版 win10 abbyy Visual Studio 2012 Microsoft Edge 无线网卡驱动 激活 合同管理系统 office 2019 win10旗舰 亿图图示 WPS WPS Office 2024 冷风 通达信 VMware 罗技外设管 柜柜 冰凌五笔 腾讯视频 贵政通 鲁大师 字体 win10游戏版 BTMine 黄 wps office UnblockNeteaseMusic office 2016 老机 不坑盒子 360安全卫士 夸克 SKYPE 搜狗输入法 局域网 2012 谷歌浏览器 PDF 企业微信 mechanical ps 激活码 翻译 rar 16 cad Win10 百度 visio 定时 定时发送 图库 专业工作站版 专业工作站 Dell Display Manager xp系统 wps2019 axure amd显卡 mac pe 磁盘 微信xp Photo 老电脑 精简 工作站 百度网盘 qq空间查看器 斯沃 AxMathV2.706 旗舰版 官方原版 21H2 asus 2016 激活工具 广联达 蓝牙驱动 xp 石大师 抖音客户端 系统之家 驱动 win10系统 环保手册 会声会影 抖音直播伴侣 Windows Windows7 联想笔记本 Office ltsc 2019 19041 iBypasser 浏览器 UltraISO 华为 qq浏览器 win8 会声会影 系统工具 音乐 autocad 5y 飞书 office 2016 winpe 网卡驱动 压 企业版 19044 饥荒 DingTalk电脑版 微软杀毒 edge TranslucentTB QQ空间查看器 805 WIN10精简版 Edge 平板 Ghost GHOST 芝麻倒计时 万维 注册 vic 夸克网盘 V1 激活系统 钉钉 超级互联 u盘 联想电脑管家 10系统 火绒 像素蛋糕 TRANSL 京麦工作台 chrome Win10 LTSC 任务栏 QQ突破群禁言 彩虹 ARM 夸克网盘 AMD Ryzen Master 同花顺 天正 photo QQ空间 108.0.5359.99 108.0.5359 Chromium浏览器 WeekToDo 智能 microsoft photos ltsc Q绑 空间查看器 office2013 天正电气 12.1.0.19770 千牛 jdpaint win11 压力 PS插件 Easy Document 阿里云盘 CAD迷你看图 百灵创作 火狐浏览器 东方财富 微信电脑版 DirectX Altium Designer msi 手机 ABD ADB qq空间破解 亦搜 游戏定制 沙漏 WIN8 僵尸 qq音乐 QQ空间
Quartus II 官方版是Altera公司的综合PLD/FPGA开发软件,支持原理图,VHDL、VerilogHDL、AHDL等多种设计输入形式,嵌入自己的综合器和模拟器,可以完成从设计输入到硬件配置的完整PLD设计过程。并且Quartus II 官方版还具有速度快、界面统一、功能集中、易学易用等特点,使用户使用更加舒适。
新功能
1、采用 Spectra-Q 引擎提高了您的设计效率
了解如何减少新引擎的设计迭代和编译 FPGA 未来的设计效率。
2、背景知识
现在可以下载新的背景知识,了解 Spectra-Q? 引擎的详细信息。了解新引擎如何在设计、规划和实施的各个阶段提供更多的控制和预测功能。你也会知道的 Spectra-Q 它不仅缩短了编译时间,而且减少了设计迭代的总数,从而成功地解决了设计效率问题。
3、编译时间较短
Spectra-Q 编译时间和设计迭代速度提高了以下特点 8 倍,促进产品更快上市:
·利用今天的多核工作站,算法速度更快 (综合、布局、布线、时序分析、物理综合)
·渐进过程支持设计师重新进入编译阶段,逐步优化各设计部分,显著缩短设计迭代时间
·快速重新编译特性,重新使用综合布局布线信息,流畅处理小的渐进设计修改,预综合 HDL 修改后的编译速度提高了 3 倍,后适配 SignalTap® II 逻辑分析器修改后的编译速度提高了4倍
·分布式编译支持您划分设计,并在服务器组的多台计算机上并行编译,大大缩短了编译的总时间
4、设计迭代较少
Spectra-Q 减少了引擎中包含的工具和功能 FPGA 和 SoC 设计所需的迭代次数。
·BluePrint 平台设计者 — BluePrint 使用平台设计师 Spectra-Q 新引擎探索设备外设系统结构,高效分配接口。BluePrint 实时适配和合法检查,防止非法引脚分配,避免复杂错误消息,无需等待全编译,I/O 提高了设计速度 10 倍。详细了解·使用 BluePrint 平台设计者 加速您的 I/O 设计。
·混合布局器 — Spectra-Q 该发动机还支持混合布局的新特性,采用先进的布局算法来加速逻辑的整体布局。结合分析和先进的退火技术,混合布放器提高了结果质量,降低了种子噪声,从而加速了时间收敛。
5、设计输入更快
还对硬件、软件和数字信号进行处理 (DSP) 提供了设计师 Spectra-Q 引擎快速跟踪设计输入功能。通过多种设计输入方法,设计师采用自己喜欢的设计环境,更有效地针对 FPGA 进行设计:
·基于 C 或者 C — Spectra-Q 为高级综合提供发动机支持 A 新编译器,从 C 或者 C 在语言中建立知识产权 (IP) 通过快速模拟和内核 IP 生成功能大大提高了效率。
·基于 C (OpenCL) — 软件开发人员可以使用基于C的熟悉设计流程和 面向 OpenCL 的 英特尔® SDK。SDK 提供软件编程模型,抽象传统 FPGA 硬件设计过程。
·基于模型 — DSP Builder 工具 支持基于模型的设计过程:您直接在那里 Simulink 软件,从你的 DSP 算法中生成 HDL。
·基于 RTL — Quartus Prime 软件支持包括软件在内的所有标准语言 SystemVerilog 和 VHDL-2008。
6、为 Stratix 10 FPGA 和 SoC 提供 Spectra-Q 引擎
Stratix 10 FPGA 和 SoC 下一代有数百万逻辑单元 (LE) 的器件的 FPGA 设计软件需要新的方法。Spectra-Q 引擎为 Quartus Prime 提供软件支持,改进 Stratix 10 器件的 设计效率,促进产品及时上市。
Stratix 10 FPGA 和 SoC 硬件创新,特别是其灵活的模块化系统结构,满足了真正的分层设计需求。以及 Spectra-Q 优化发动机并显著提高效率的关键特点包括:
·新的 HyperFlex 内核系统结构,寄存器遍布互联网结构,性能比前几代好 FPGA 提高了 2 倍
·可编程时钟树综合
·设备配置采用基于风扇区域的方法
·Spectra-Q 发动机发挥了这种灵活性和模块化的优点,大大降低了设计迭代次数,增强了设计的重用性,促进了系统结构的探索和规划。
7、IP集成演示采用Spectra-Q硬划分
Spectra-Q引擎为IP重用提供了强大的新功能。例如,FPGA包含高速I/O接口,以极高的数据速率将数据传输到FPGA架构。如果I/O到架构传输时序能够成功收敛,作为单独的数据库存储——“硬划分”,将有助于缩短产品上市时间。该数据库保持不变,FPGA架构中设计的其他部分进行了全面、布局和布线修改。下面的视频展示了如何在Quartus上演示 Prime 作为设计硬划分,Pro版软件建立并重用I/O到架构传输,该版软件由Spectra-Q引擎支持。
1、可用原理图、结构框图、VerilogHDL、AHDL和VHDL完成电路描述,并将其保存为设计实体文件;
2、芯片(电路)平面布局连线编辑;
3、用户可以建立和优化LogicLock增量设计方法的系统,然后添加对原始系统性能影响较小或无影响的后续模块;
4、强大的逻辑综合工具;
5、完整的电路功能模拟和时序逻辑模拟工具;定时/时序分析和关键路径延迟分析;SignalTap可以使用 嵌入式逻辑分析工具II逻辑分析;
6、支持软件源文件的添加和创建,并链接它们生成编程文件;
7、整个设计过程可以通过组合编译一次完成;
8、编译错误的自动定位;
9、有效的编程和验证工具;
10、EDIF网表文件、VHDL网表文件、Verilog网表文件可读入标准;
11、VHDL网表文件和Verilog网表文件可以生成第三方EDA软件。